Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.

Proyecto Final Integrador

Guardado en:
Detalles Bibliográficos
Autor principal: Germano, Manuel
Otros Autores: Reyes, Benjamín
Formato: acceptedVersion Tesis de grado Trabajo final de grado
Lenguaje:Español
Publicado: Universidad Nacional de San Martín. Escuela de Ciencia y Tecnología. 2022
Materias:
Acceso en línea:http://ri.unsam.edu.ar/handle/123456789/2482
Aporte de:
id I78-R216-123456789-2482
record_format dspace
spelling I78-R216-123456789-24822024-02-21T18:22:11Z Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm. Germano, Manuel Reyes, Benjamín Fernández, Álvaro SISTEMAS DE COMUNICACIONES DIGITALES CONVERSORES ANALÓGICO-DIGITALES CAPACIDAD DE TRANSMISIÓN DE DATOS ARQUITECTURAS DE REGISTROS DE APROXIMACIONES SUCESIVAS TECNOLOGÍA CMOS Proyecto Final Integrador info:eu-repo/semantics/acceptedVersion Las nuevas generaciones de sistemas de comunicaciones digitales demandan conversores analógico-digitales (ADCs) de cada vez mayor precisión debido a la necesidad de incrementar la capacidad de transmisión de datos. Arquitecturas de Registros de Aproximaciones Sucesivas (SAR) son ampliamente utilizadas en los sistemas actuales, pero se vuelven ineficientes para altas resoluciones. Por esta razón, se deben implementar topologías tipo pipeline o SAR-pipelined que implementan sucesivas etapas de digitalización separadas por amplificadores de residuo. Dicho bloque juega un papel fundamental en el desempeño final del ADC, por lo que se requiere que ´este sea de bajo consumo, alta velocidad y no introduzca una componente de ruido significativa. En este Proyecto Final se presenta el diseño esquemático, caracterización y comparación de dos topologías de amplificadores de residuo para su utilización en un ADC de tipo SAR-pipeline de 2 etapas, que trabaja a una frecuencia de 100 MS/s y cuenta con una resolución efectiva de 10 bits. Finalmente, se realizó el diseño de layout de la topología con mejor desempeño para obtener resultados post-layout. El diseño fue realizado en tecnología CMOS de 65 nm. Fil: Germano, Manuel. Universidad Nacional de San Martín. Escuela de Ciencia y Tecnología; Buenos Aires, Argentina. 2022 info:eu-repo/semantics/bachelorThesis info:ar-repo/semantics/trabajo final de grado Germano, M. (2022) Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm. Universidad Nacional de San Martín. Escuela de Ciencia y Tecnología. TING ESCYT 2022 GM http://ri.unsam.edu.ar/handle/123456789/2482 spa info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-sa/2.5/ar/ Creative Commons Atribución-NoComercial-CompartirIgual 2.5 Argentina (CC BY-NC-SA 2.5) application/pdf 66p. application/pdf ARG 2022 Universidad Nacional de San Martín. Escuela de Ciencia y Tecnología.
institution Universidad Nacional de General San Martín
institution_str I-78
repository_str R-216
collection Repositorio Institucional de la UNSAM
language Español
topic SISTEMAS DE COMUNICACIONES DIGITALES
CONVERSORES ANALÓGICO-DIGITALES
CAPACIDAD DE TRANSMISIÓN DE DATOS
ARQUITECTURAS DE REGISTROS DE APROXIMACIONES SUCESIVAS
TECNOLOGÍA CMOS
spellingShingle SISTEMAS DE COMUNICACIONES DIGITALES
CONVERSORES ANALÓGICO-DIGITALES
CAPACIDAD DE TRANSMISIÓN DE DATOS
ARQUITECTURAS DE REGISTROS DE APROXIMACIONES SUCESIVAS
TECNOLOGÍA CMOS
Germano, Manuel
Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.
topic_facet SISTEMAS DE COMUNICACIONES DIGITALES
CONVERSORES ANALÓGICO-DIGITALES
CAPACIDAD DE TRANSMISIÓN DE DATOS
ARQUITECTURAS DE REGISTROS DE APROXIMACIONES SUCESIVAS
TECNOLOGÍA CMOS
description Proyecto Final Integrador
author2 Reyes, Benjamín
author_facet Reyes, Benjamín
Germano, Manuel
format acceptedVersion
Tesis de grado
Trabajo final de grado
author Germano, Manuel
author_sort Germano, Manuel
title Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.
title_short Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.
title_full Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.
title_fullStr Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.
title_full_unstemmed Diseño y Comparación de Amplificadores de Señal Mixta para ADCs de Alta Velocidad en Tecnología CMOS de 65 nm.
title_sort diseño y comparación de amplificadores de señal mixta para adcs de alta velocidad en tecnología cmos de 65 nm.
publisher Universidad Nacional de San Martín. Escuela de Ciencia y Tecnología.
publishDate 2022
url http://ri.unsam.edu.ar/handle/123456789/2482
work_keys_str_mv AT germanomanuel disenoycomparaciondeamplificadoresdesenalmixtaparaadcsdealtavelocidadentecnologiacmosde65nm
_version_ 1809235614205214720