Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm

En la presente publicación se describe el diseño del demodulador, generador de clock, di- visor de clock, el rediseño de los módulos de rectificación y regulación, y las pruebas en laboratorio de éstos y del modulador de carga, que forman parte de un circuito integrado (CI) transceptor RFID (13,56 M...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autores principales: Grosso, Agustín, Galimberti, Flavio, Tantera, Juan Antonio, Kuo, Yao Ming, Rodriguez Mallo, Jorge
Formato: Artículo publisherVersion
Lenguaje:Español
Publicado: 2021
Materias:
de
Acceso en línea:http://hdl.handle.net/20.500.12272/5482
Aporte de:
id I68-R174-20.500.12272-5482
record_format dspace
institution Universidad Tecnológica Nacional
institution_str I-68
repository_str R-174
collection RIA - Repositorio Institucional Abierto (UTN)
language Español
topic circuitos integrados analógicos
RFID
modulador
de
modulador
rectificador
limitador
regulador
clock
CMOS
analog integrated circuits
RFID
modulator
demodulator
rectificador
tifier
limiter
regulator
clock
CMOS
spellingShingle circuitos integrados analógicos
RFID
modulador
de
modulador
rectificador
limitador
regulador
clock
CMOS
analog integrated circuits
RFID
modulator
demodulator
rectificador
tifier
limiter
regulator
clock
CMOS
Grosso, Agustín
Galimberti, Flavio
Tantera, Juan Antonio
Kuo, Yao Ming
Rodriguez Mallo, Jorge
Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm
topic_facet circuitos integrados analógicos
RFID
modulador
de
modulador
rectificador
limitador
regulador
clock
CMOS
analog integrated circuits
RFID
modulator
demodulator
rectificador
tifier
limiter
regulator
clock
CMOS
description En la presente publicación se describe el diseño del demodulador, generador de clock, di- visor de clock, el rediseño de los módulos de rectificación y regulación, y las pruebas en laboratorio de éstos y del modulador de carga, que forman parte de un circuito integrado (CI) transceptor RFID (13,56 MHz). La manufactura en el proyecto fue realizada a través de MOSIS® (THE MOSIS SERVICE, 2016) en un proceso de fabricación ESTÁNDAR CMOS de 500 nm, usando tecnología cuyo largo mínimo de canal es de 600 nm.
format Artículo
publisherVersion
author Grosso, Agustín
Galimberti, Flavio
Tantera, Juan Antonio
Kuo, Yao Ming
Rodriguez Mallo, Jorge
author_facet Grosso, Agustín
Galimberti, Flavio
Tantera, Juan Antonio
Kuo, Yao Ming
Rodriguez Mallo, Jorge
author_sort Grosso, Agustín
title Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm
title_short Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm
title_full Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm
title_fullStr Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm
title_full_unstemmed Desarrollo del front-end de un transceptor RFID pasivo bajo proceso CMOS de 500 nm
title_sort desarrollo del front-end de un transceptor rfid pasivo bajo proceso cmos de 500 nm
publishDate 2021
url http://hdl.handle.net/20.500.12272/5482
work_keys_str_mv AT grossoagustin desarrollodelfrontenddeuntransceptorrfidpasivobajoprocesocmosde500nm
AT galimbertiflavio desarrollodelfrontenddeuntransceptorrfidpasivobajoprocesocmosde500nm
AT tanterajuanantonio desarrollodelfrontenddeuntransceptorrfidpasivobajoprocesocmosde500nm
AT kuoyaoming desarrollodelfrontenddeuntransceptorrfidpasivobajoprocesocmosde500nm
AT rodriguezmallojorge desarrollodelfrontenddeuntransceptorrfidpasivobajoprocesocmosde500nm
bdutipo_str Repositorios
_version_ 1764820551983955969