Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)

La metodología actual de diseño de celdas analógicas embebidas se basa en una tecnología CMOS fija, no teniendo dichos módulos características de reutilización y de migración hacia otras tecnologías. Para avanzar a un mayor nivel de productividad en el diseño se necesita un cambio de paradigma. Este...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autores principales: Toledo, Luis Eduardo, Lancioni, Walter José, Petrashin, Pablo Antonio, Vázquez, Carlos Daniel
Formato: proyecto_de_investigacion
Lenguaje:Español
Publicado: Universidad Católica de Córdoba 2009
Materias:
Acceso en línea:http://pa.bibdigital.ucc.edu.ar/560/1/PI_Toledo_Vazquez.pdf
Aporte de:
id I38-R144-560
record_format dspace
spelling I38-R144-5602025-03-31T21:24:25Z http://pa.bibdigital.ucc.edu.ar/560/ Diseño de celdas analógicas embebidas en sistemas en un chip (SOC) Toledo, Luis Eduardo Lancioni, Walter José Petrashin, Pablo Antonio Vázquez, Carlos Daniel TK ingeniería eléctrica. Ingeniería electrónica nuclear La metodología actual de diseño de celdas analógicas embebidas se basa en una tecnología CMOS fija, no teniendo dichos módulos características de reutilización y de migración hacia otras tecnologías. Para avanzar a un mayor nivel de productividad en el diseño se necesita un cambio de paradigma. Este cambio en la metodología necesita reducir tiempo y esfuerzo en el desarrollo, incrementar la predictibilidad y reducir el riesgo involucrado en el diseño y la fabricación de complejos sistemas en un chip (SOC). Las celdas digitales embebidas se han aplicado al diseño VLSI digital debido a que la síntesis a través de lenguajes de descripción de hardware (HDL) permite mapear complejos algoritmos en una descripción sintáctica digital, la cual puede luego ser automáticamente colocada e interconectada (place&route). Sin embargo, dada la falta de automatización del diseño electrónico en el dominio analógico, como así también por factores como el ruido, el corrimiento y falta de apareamiento, el uso de los circuitos analógicos ha sido muy bajo en la medida de lo posible, por lo que las celdas analógicas embebidas son ahora un cuello de botella en el diseño de SOC. Por lo expuesto, en el proyecto que se propone se planea diseñar celdas analógicas embebidas con características de: bajo consumo, reutilización, bajo costo y alta performance para satisfacer el notable crecimiento del mercado de los sistemas portables alimentados por batería y el de sistemas de identificación remotamente energizados (RFID). Conjuntamente con el Área de Comunicaciones, se propone un generador de tensión de alimentación a partir de una señal de RF. Universidad Católica de Córdoba 2009-03-01 proyecto_de_investigacion info:eu-repo/semantics/closedAccess application/pdf spa http://pa.bibdigital.ucc.edu.ar/560/1/PI_Toledo_Vazquez.pdf Toledo, Luis Eduardo, Lancioni, Walter José, Petrashin, Pablo Antonio ORCID: https://orcid.org/0000-0003-2607-6196 <https://orcid.org/0000-0003-2607-6196> and Vázquez, Carlos Daniel (2009) Diseño de celdas analógicas embebidas en sistemas en un chip (SOC). [Proyecto de investigación]
institution Universidad Católica de Córdoba
institution_str I-38
repository_str R-144
collection Producción Académica Universidad Católica de Córdoba (UCCor)
language Español
orig_language_str_mv spa
topic TK ingeniería eléctrica. Ingeniería electrónica nuclear
spellingShingle TK ingeniería eléctrica. Ingeniería electrónica nuclear
Toledo, Luis Eduardo
Lancioni, Walter José
Petrashin, Pablo Antonio
Vázquez, Carlos Daniel
Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)
topic_facet TK ingeniería eléctrica. Ingeniería electrónica nuclear
description La metodología actual de diseño de celdas analógicas embebidas se basa en una tecnología CMOS fija, no teniendo dichos módulos características de reutilización y de migración hacia otras tecnologías. Para avanzar a un mayor nivel de productividad en el diseño se necesita un cambio de paradigma. Este cambio en la metodología necesita reducir tiempo y esfuerzo en el desarrollo, incrementar la predictibilidad y reducir el riesgo involucrado en el diseño y la fabricación de complejos sistemas en un chip (SOC). Las celdas digitales embebidas se han aplicado al diseño VLSI digital debido a que la síntesis a través de lenguajes de descripción de hardware (HDL) permite mapear complejos algoritmos en una descripción sintáctica digital, la cual puede luego ser automáticamente colocada e interconectada (place&route). Sin embargo, dada la falta de automatización del diseño electrónico en el dominio analógico, como así también por factores como el ruido, el corrimiento y falta de apareamiento, el uso de los circuitos analógicos ha sido muy bajo en la medida de lo posible, por lo que las celdas analógicas embebidas son ahora un cuello de botella en el diseño de SOC. Por lo expuesto, en el proyecto que se propone se planea diseñar celdas analógicas embebidas con características de: bajo consumo, reutilización, bajo costo y alta performance para satisfacer el notable crecimiento del mercado de los sistemas portables alimentados por batería y el de sistemas de identificación remotamente energizados (RFID). Conjuntamente con el Área de Comunicaciones, se propone un generador de tensión de alimentación a partir de una señal de RF.
format proyecto_de_investigacion
author Toledo, Luis Eduardo
Lancioni, Walter José
Petrashin, Pablo Antonio
Vázquez, Carlos Daniel
author_facet Toledo, Luis Eduardo
Lancioni, Walter José
Petrashin, Pablo Antonio
Vázquez, Carlos Daniel
author_sort Toledo, Luis Eduardo
title Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)
title_short Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)
title_full Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)
title_fullStr Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)
title_full_unstemmed Diseño de celdas analógicas embebidas en sistemas en un chip (SOC)
title_sort diseño de celdas analógicas embebidas en sistemas en un chip (soc)
publisher Universidad Católica de Córdoba
publishDate 2009
url http://pa.bibdigital.ucc.edu.ar/560/1/PI_Toledo_Vazquez.pdf
work_keys_str_mv AT toledoluiseduardo disenodeceldasanalogicasembebidasensistemasenunchipsoc
AT lancioniwalterjose disenodeceldasanalogicasembebidasensistemasenunchipsoc
AT petrashinpabloantonio disenodeceldasanalogicasembebidasensistemasenunchipsoc
AT vazquezcarlosdaniel disenodeceldasanalogicasembebidasensistemasenunchipsoc
_version_ 1832591865467109376