Microprocesador implementado en FPGA: “EV17G”

"En el marco de la materia Electrónica V, se propuso diseñar un microprocesador con paralelización de operaciones (pipeline) e implementarlo en una FPGA de desarrollo. Nuestro grupo propuso modificar el diseño del microprocesador y reorganizar la estructura para que sea orientado a los videojue...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autores principales: Gemelli De Sousa, Eduardo José, Castorina, Juan, Seeber, Lucas, Palavecino, Nicola
Formato: Póster
Lenguaje:Español
Publicado: 2017
Materias:
Acceso en línea:http://ri.itba.edu.ar/handle/123456789/823
Aporte de:
id I32-R138-123456789-823
record_format dspace
spelling I32-R138-123456789-8232022-12-07T15:14:45Z Microprocesador implementado en FPGA: “EV17G” Gemelli De Sousa, Eduardo José Castorina, Juan Seeber, Lucas Palavecino, Nicola MICROPROCESADORES VIDEOJUEGOS "En el marco de la materia Electrónica V, se propuso diseñar un microprocesador con paralelización de operaciones (pipeline) e implementarlo en una FPGA de desarrollo. Nuestro grupo propuso modificar el diseño del microprocesador y reorganizar la estructura para que sea orientado a los videojuegos del estilo de “99-in-1”." 2017-09-15T16:44:58Z 2017-09-15T16:44:58Z 2017 Póster http://ri.itba.edu.ar/handle/123456789/823 es application/pdf
institution Instituto Tecnológico de Buenos Aires (ITBA)
institution_str I-32
repository_str R-138
collection Repositorio Institucional Instituto Tecnológico de Buenos Aires (ITBA)
language Español
topic MICROPROCESADORES
VIDEOJUEGOS
spellingShingle MICROPROCESADORES
VIDEOJUEGOS
Gemelli De Sousa, Eduardo José
Castorina, Juan
Seeber, Lucas
Palavecino, Nicola
Microprocesador implementado en FPGA: “EV17G”
topic_facet MICROPROCESADORES
VIDEOJUEGOS
description "En el marco de la materia Electrónica V, se propuso diseñar un microprocesador con paralelización de operaciones (pipeline) e implementarlo en una FPGA de desarrollo. Nuestro grupo propuso modificar el diseño del microprocesador y reorganizar la estructura para que sea orientado a los videojuegos del estilo de “99-in-1”."
format Póster
author Gemelli De Sousa, Eduardo José
Castorina, Juan
Seeber, Lucas
Palavecino, Nicola
author_facet Gemelli De Sousa, Eduardo José
Castorina, Juan
Seeber, Lucas
Palavecino, Nicola
author_sort Gemelli De Sousa, Eduardo José
title Microprocesador implementado en FPGA: “EV17G”
title_short Microprocesador implementado en FPGA: “EV17G”
title_full Microprocesador implementado en FPGA: “EV17G”
title_fullStr Microprocesador implementado en FPGA: “EV17G”
title_full_unstemmed Microprocesador implementado en FPGA: “EV17G”
title_sort microprocesador implementado en fpga: “ev17g”
publishDate 2017
url http://ri.itba.edu.ar/handle/123456789/823
work_keys_str_mv AT gemellidesousaeduardojose microprocesadorimplementadoenfpgaev17g
AT castorinajuan microprocesadorimplementadoenfpgaev17g
AT seeberlucas microprocesadorimplementadoenfpgaev17g
AT palavecinonicola microprocesadorimplementadoenfpgaev17g
_version_ 1765660889154846720