Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
En este proyecto se trabajo sobre la implementación mediante FPGA de códigos polares para corrección de errores. Como parte del mismo se desarrolla también un sistema automatizado de pruebas, cuya utilidad se extiende más allá de una aplicación particular de códigos correctores de errores. A modo d...
Guardado en:
| Autor principal: | |
|---|---|
| Otros Autores: | |
| Formato: | Tesis acceptedVersion Tesis de grado |
| Lenguaje: | Español |
| Publicado: |
Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Argentina
2018
|
| Materias: | |
| Acceso en línea: | http://rinfi.fi.mdp.edu.ar/handle/123456789/252 |
| Aporte de: |
| id |
I29-R182-123456789-252 |
|---|---|
| record_format |
dspace |
| spelling |
I29-R182-123456789-2522025-04-01T15:43:48Z Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales Krasser, Federico Guillermo Liberatori, Mónica Cristina FPGA Códigos polares Corrección de errores En este proyecto se trabajo sobre la implementación mediante FPGA de códigos polares para corrección de errores. Como parte del mismo se desarrolla también un sistema automatizado de pruebas, cuya utilidad se extiende más allá de una aplicación particular de códigos correctores de errores. A modo de guía, el presente informe se divide en seis capítulos, relacionados en gran medida con la cronología del proyecto. Los primeros capítulos de este informe presentan los principales conceptos referidos a la corrección de errores y los códigos polares. Posteriormente se tratan los aspectos relacionados al diseño y concepción del sistema en FPGA. El cuarto capitulo esta dedicado al sistema desarrollado para automatizar la verificación de funcionamiento mediante la simulación de canales de comunicaciones en sistemas embebidos. En el quinto capitulo se exponen los resultados obtenidos en la implementación practica de códigos y canales ya previamente estudiados mediante programas de simulación. El último capitulo es dedicado a las conclusiones y a las consideraciones y mejoras que podrían aconsejarse para posteriores ampliaciones de este proyecto, o en proyectos similares. Finalmente se encuentran los anexos; en ellos se incluyen partes importantes del diseño como los códigos usados durante la implementación y líneas de código particularmente relevantes. Fil: Krasser, Federico Guillermo. Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina 2018-12-01 Thesis info:eu-repo/semantics/acceptedVersion info:ar-repo/semantics/tesis de grado info:eu-repo/semantics/bachelorThesis application/pdf http://rinfi.fi.mdp.edu.ar/handle/123456789/252 spa info:eu-repo/semantics/openAccess https://creativecommons.org/licenses/by/4.0/ Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Argentina |
| institution |
Universidad Nacional de Mar del Plata (UNMdP) |
| institution_str |
I-29 |
| repository_str |
R-182 |
| collection |
RINFI - Facultad de Ingeniería (UNMdP) |
| language |
Español |
| topic |
FPGA Códigos polares Corrección de errores |
| spellingShingle |
FPGA Códigos polares Corrección de errores Krasser, Federico Guillermo Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales |
| topic_facet |
FPGA Códigos polares Corrección de errores |
| description |
En este proyecto se trabajo sobre la implementación mediante FPGA de códigos polares para corrección de errores. Como parte del mismo se desarrolla también un sistema automatizado de pruebas, cuya utilidad se extiende más allá de una aplicación particular de códigos correctores de errores.
A modo de guía, el presente informe se divide en seis capítulos, relacionados en gran medida con la cronología del proyecto. Los primeros capítulos de este informe presentan los principales conceptos referidos a la corrección de errores y los códigos polares. Posteriormente se tratan los aspectos relacionados al diseño y concepción del sistema en FPGA. El cuarto capitulo esta dedicado al sistema desarrollado para automatizar la verificación de funcionamiento mediante la simulación de canales de comunicaciones en sistemas embebidos. En el quinto capitulo se exponen los resultados obtenidos en la implementación practica de códigos y canales ya previamente estudiados mediante programas de simulación. El último capitulo es dedicado a las conclusiones y a las consideraciones y mejoras que podrían aconsejarse para posteriores ampliaciones de este proyecto, o en proyectos similares. Finalmente se encuentran los anexos; en ellos se incluyen partes importantes del diseño como los códigos usados durante la implementación y líneas de código particularmente relevantes. |
| author2 |
Liberatori, Mónica Cristina |
| author_facet |
Liberatori, Mónica Cristina Krasser, Federico Guillermo |
| format |
Thesis acceptedVersion Tesis de grado Tesis de grado |
| author |
Krasser, Federico Guillermo |
| author_sort |
Krasser, Federico Guillermo |
| title |
Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales |
| title_short |
Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales |
| title_full |
Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales |
| title_fullStr |
Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales |
| title_full_unstemmed |
Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales |
| title_sort |
implementación en fpga de códigos polares para corrección de errores en comunicaciones digitales |
| publisher |
Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Argentina |
| publishDate |
2018 |
| url |
http://rinfi.fi.mdp.edu.ar/handle/123456789/252 |
| work_keys_str_mv |
AT krasserfedericoguillermo implementacionenfpgadecodigospolaresparacorrecciondeerroresencomunicacionesdigitales |
| _version_ |
1828899967312330752 |