Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos

Se diseñó y se desarrolló un prototipo de un simulador de tareas de tiempo real que se pueden ejecutar en procesadores heterogéneos. Dichas actividades se enmarcan dentro del proyecto de investigación 161/14 “Técnicas de aceleración en Arquitecturas Heterogéneas de Computación”, aprobado y ejecutado...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autores principales: Arispe, Guillermo, Beltrame, Martín, Rodríguez, Martín, Aciti, Claudio
Formato: Objeto de conferencia
Lenguaje:Español
Publicado: 2016
Materias:
Acceso en línea:http://sedici.unlp.edu.ar/handle/10915/58185
http://45jaiio.sadio.org.ar/sites/default/files/EST-1715.pdf
Aporte de:
id I19-R120-10915-58185
record_format dspace
institution Universidad Nacional de La Plata
institution_str I-19
repository_str R-120
collection SEDICI (UNLP)
language Español
topic Ciencias Informáticas
Real time
lenguaje de intercomunicación
Simulation
spellingShingle Ciencias Informáticas
Real time
lenguaje de intercomunicación
Simulation
Arispe, Guillermo
Beltrame, Martín
Rodríguez, Martín
Aciti, Claudio
Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
topic_facet Ciencias Informáticas
Real time
lenguaje de intercomunicación
Simulation
description Se diseñó y se desarrolló un prototipo de un simulador de tareas de tiempo real que se pueden ejecutar en procesadores heterogéneos. Dichas actividades se enmarcan dentro del proyecto de investigación 161/14 “Técnicas de aceleración en Arquitecturas Heterogéneas de Computación”, aprobado y ejecutado en UNTREF. El trabajo se desarrolló en Java y permite simular la asignación de tareas de tiempo-real periódicas a un grupo de procesadores heterogéneos, basándose en los conceptos aplicados al estudio de sistemas de tiempo real, tales como tiempo de inicio, tiempo de período, tiempo de cómputo y plazo de finalización. El simulador permite optar por tareas con o sin desalojo, ya que tienen una prioridad asociada. Dentro de los objetivos parciales se hizo la definición de entradas, el algoritmo de simulación y la visualización del resultado, como módulos separados desarrollados independientemente, que median-te un lenguaje de intercomunicación permitan la ejecución de la simulación en su totalidad.
format Objeto de conferencia
Objeto de conferencia
author Arispe, Guillermo
Beltrame, Martín
Rodríguez, Martín
Aciti, Claudio
author_facet Arispe, Guillermo
Beltrame, Martín
Rodríguez, Martín
Aciti, Claudio
author_sort Arispe, Guillermo
title Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
title_short Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
title_full Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
title_fullStr Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
title_full_unstemmed Prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
title_sort prototipo de simulador de tareas de tiempo real en procesadores heterogéneos
publishDate 2016
url http://sedici.unlp.edu.ar/handle/10915/58185
http://45jaiio.sadio.org.ar/sites/default/files/EST-1715.pdf
work_keys_str_mv AT arispeguillermo prototipodesimuladordetareasdetiemporealenprocesadoresheterogeneos
AT beltramemartin prototipodesimuladordetareasdetiemporealenprocesadoresheterogeneos
AT rodriguezmartin prototipodesimuladordetareasdetiemporealenprocesadoresheterogeneos
AT aciticlaudio prototipodesimuladordetareasdetiemporealenprocesadoresheterogeneos
bdutipo_str Repositorios
_version_ 1764820477387210754