Consistencia de memoria en sistemas DVSM

Las arquitecturas paralelo, obtenidas combinando varios procesadores, pueden suministrar potencia de cómputo ordenes de magnitud superior a las arquitecturas de procesador único. Un aspecto clave que diferencia a estas arquitecturas es el mecanismo de soporte para la comunicación. En las arquitectu...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autores principales: García, Rafael B., Echaiz, Javier, Ardenghi, Jorge Raúl
Formato: Objeto de conferencia
Lenguaje:Español
Publicado: 2002
Materias:
Acceso en línea:http://sedici.unlp.edu.ar/handle/10915/21933
Aporte de:
id I19-R120-10915-21933
record_format dspace
institution Universidad Nacional de La Plata
institution_str I-19
repository_str R-120
collection SEDICI (UNLP)
language Español
topic Ciencias Informáticas
Parallel
Shared Memory, SM
Distributed Shared Memory, DSM
Distributed
Distributed Virtual Shared Memory, DVSM
Uniform Memory Access, UMA
Non-Uniform Memory Access, NUMA
Massively Parallel Processing, MPP
Secuential Consistency, SC.
Scope Consistency ScC
spellingShingle Ciencias Informáticas
Parallel
Shared Memory, SM
Distributed Shared Memory, DSM
Distributed
Distributed Virtual Shared Memory, DVSM
Uniform Memory Access, UMA
Non-Uniform Memory Access, NUMA
Massively Parallel Processing, MPP
Secuential Consistency, SC.
Scope Consistency ScC
García, Rafael B.
Echaiz, Javier
Ardenghi, Jorge Raúl
Consistencia de memoria en sistemas DVSM
topic_facet Ciencias Informáticas
Parallel
Shared Memory, SM
Distributed Shared Memory, DSM
Distributed
Distributed Virtual Shared Memory, DVSM
Uniform Memory Access, UMA
Non-Uniform Memory Access, NUMA
Massively Parallel Processing, MPP
Secuential Consistency, SC.
Scope Consistency ScC
description Las arquitecturas paralelo, obtenidas combinando varios procesadores, pueden suministrar potencia de cómputo ordenes de magnitud superior a las arquitecturas de procesador único. Un aspecto clave que diferencia a estas arquitecturas es el mecanismo de soporte para la comunicación. En las arquitecturas de pasaje de mensaje cada procesador tendrá a su propia memoria local solo accesible por el mismo, requiriendo que los procesos se comuniquen a través de mensajes explícitos. Contrariamente, multiprocesadores con un espacio único de memoria, sistemas SM, al permitir que toda la memoria pueda accederse desde los distintos procesadores, posibilita una comunicación con operaciones de lectura y escritura en memoria. Los sistemas SM, referidos usualmente como rígidamente acoplados, proporcionan una memoria global la cual ser a accesible por igual por todos los procesadores. Esto permite compartir datos a través de un mecanismo uniforme de lectura/escritura sobre la memoria común, UMA, aunando facilidad de programación y portabilidad. Como contrapartida estos sistemas estarán expuestos a un incremento en la contención y latencia de los accesos a memoria, afectando perfomance y escalabilidad.
format Objeto de conferencia
Objeto de conferencia
author García, Rafael B.
Echaiz, Javier
Ardenghi, Jorge Raúl
author_facet García, Rafael B.
Echaiz, Javier
Ardenghi, Jorge Raúl
author_sort García, Rafael B.
title Consistencia de memoria en sistemas DVSM
title_short Consistencia de memoria en sistemas DVSM
title_full Consistencia de memoria en sistemas DVSM
title_fullStr Consistencia de memoria en sistemas DVSM
title_full_unstemmed Consistencia de memoria en sistemas DVSM
title_sort consistencia de memoria en sistemas dvsm
publishDate 2002
url http://sedici.unlp.edu.ar/handle/10915/21933
work_keys_str_mv AT garciarafaelb consistenciadememoriaensistemasdvsm
AT echaizjavier consistenciadememoriaensistemasdvsm
AT ardenghijorgeraul consistenciadememoriaensistemasdvsm
bdutipo_str Repositorios
_version_ 1764820465180737537