Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética

El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores),...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autores principales: De Giusti, Armando Eduardo, Naiouf, Marcelo Ricardo, Tinetti, Fernando Gustavo, Villagarcía Wanza, Horacio Alfredo, Chichizola, Franco, De Giusti, Laura Cristina, Rucci, Enzo, Pousa, Adrián, Sanz, Victoria María, Montezanti, Diego Miguel, Encinas, Diego, Rodríguez, Ismael Pablo, Rodríguez Eguren, Pablo Sebastián, Libutti, Leandro Ariel, Costanzo, Manuel, Paniego, Juan Manuel, Pi Puig, Martín, Estrebou, César Armando, Balladini, Javier
Formato: Objeto de conferencia
Lenguaje:Español
Publicado: 2024
Materias:
GPU
TPU
Acceso en línea:http://sedici.unlp.edu.ar/handle/10915/177306
Aporte de:
Descripción
Sumario:El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas. - Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético. - Estudio y optimización de código heredado. - Desarrollo y evaluación de estrategias de resiliencia. - Modelado y simulación de E/S en HPC.