Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores),...
Guardado en:
| Autores principales: | , , , , , , , , , , , , , , , , , , |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2024
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/177306 |
| Aporte de: |
| id |
I19-R120-10915-177306 |
|---|---|
| record_format |
dspace |
| spelling |
I19-R120-10915-1773062025-03-12T20:04:04Z http://sedici.unlp.edu.ar/handle/10915/177306 Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética De Giusti, Armando Eduardo Naiouf, Marcelo Ricardo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Libutti, Leandro Ariel Costanzo, Manuel Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Balladini, Javier 2024-04-18 2024 2025-03-12T17:00:46Z es Ciencias Informáticas sistemas paralelos cluster Arquitecturas asimétricas GPU FPGA TPU eficiencia energética portabilidad resiliencia E/S paralela código heredado El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas. - Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético. - Estudio y optimización de código heredado. - Desarrollo y evaluación de estrategias de resiliencia. - Modelado y simulación de E/S en HPC. Red de Universidades con Carreras en Informática Objeto de conferencia Objeto de conferencia http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) application/pdf 630-636 |
| institution |
Universidad Nacional de La Plata |
| institution_str |
I-19 |
| repository_str |
R-120 |
| collection |
SEDICI (UNLP) |
| language |
Español |
| topic |
Ciencias Informáticas sistemas paralelos cluster Arquitecturas asimétricas GPU FPGA TPU eficiencia energética portabilidad resiliencia E/S paralela código heredado |
| spellingShingle |
Ciencias Informáticas sistemas paralelos cluster Arquitecturas asimétricas GPU FPGA TPU eficiencia energética portabilidad resiliencia E/S paralela código heredado De Giusti, Armando Eduardo Naiouf, Marcelo Ricardo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Libutti, Leandro Ariel Costanzo, Manuel Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Balladini, Javier Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética |
| topic_facet |
Ciencias Informáticas sistemas paralelos cluster Arquitecturas asimétricas GPU FPGA TPU eficiencia energética portabilidad resiliencia E/S paralela código heredado |
| description |
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos.
Incluye como temas centrales:
- Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas.
- Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético.
- Estudio y optimización de código heredado.
- Desarrollo y evaluación de estrategias de resiliencia.
- Modelado y simulación de E/S en HPC. |
| format |
Objeto de conferencia Objeto de conferencia |
| author |
De Giusti, Armando Eduardo Naiouf, Marcelo Ricardo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Libutti, Leandro Ariel Costanzo, Manuel Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Balladini, Javier |
| author_facet |
De Giusti, Armando Eduardo Naiouf, Marcelo Ricardo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Libutti, Leandro Ariel Costanzo, Manuel Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Balladini, Javier |
| author_sort |
De Giusti, Armando Eduardo |
| title |
Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética |
| title_short |
Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética |
| title_full |
Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética |
| title_fullStr |
Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética |
| title_full_unstemmed |
Arquitecturas multiprocesador en HPC: aspectos de portabilidad, resiliencia y eficiencia energética |
| title_sort |
arquitecturas multiprocesador en hpc: aspectos de portabilidad, resiliencia y eficiencia energética |
| publishDate |
2024 |
| url |
http://sedici.unlp.edu.ar/handle/10915/177306 |
| work_keys_str_mv |
AT degiustiarmandoeduardo arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT naioufmarceloricardo arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT tinettifernandogustavo arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT villagarciawanzahoracioalfredo arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT chichizolafranco arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT degiustilauracristina arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT ruccienzo arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT pousaadrian arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT sanzvictoriamaria arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT montezantidiegomiguel arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT encinasdiego arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT rodriguezismaelpablo arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT rodriguezegurenpablosebastian arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT libuttileandroariel arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT costanzomanuel arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT paniegojuanmanuel arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT pipuigmartin arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT estreboucesararmando arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica AT balladinijavier arquitecturasmultiprocesadorenhpcaspectosdeportabilidadresilienciayeficienciaenergetica |
| _version_ |
1849827784630730752 |