Generación de datos ASTERIX CAT 240 mediante FPGA
En este trabajo se describe el diseño e implementación, basado en dispositivos FPGA, de un sistema de procesamiento para la captura y transmisión de video crudo Radar. La comunicación de la información cumple con el protocolo ASTERIX, ampliamente adoptado a nivel mundial, principalmente para el cont...
Guardado en:
| Autores principales: | , , |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2024
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/176949 |
| Aporte de: |
| id |
I19-R120-10915-176949 |
|---|---|
| record_format |
dspace |
| spelling |
I19-R120-10915-1769492025-02-26T20:07:11Z http://sedici.unlp.edu.ar/handle/10915/176949 Generación de datos ASTERIX CAT 240 mediante FPGA Gálvez, Nélida Valdez, Marianp Cayssials, Ricardo 2024-08 2024 2025-02-26T16:44:56Z es Ciencias Informáticas Video Radar ASTERIX CAT 240 FPGA En este trabajo se describe el diseño e implementación, basado en dispositivos FPGA, de un sistema de procesamiento para la captura y transmisión de video crudo Radar. La comunicación de la información cumple con el protocolo ASTERIX, ampliamente adoptado a nivel mundial, principalmente para el control de tráfico aéreo. En este caso se utiliza la categoría CAT 240, siendo éste el estándar para transferencia de video crudo Radar. Sociedad Argentina de Informática e Investigación Operativa Objeto de conferencia Objeto de conferencia http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) application/pdf 15-27 |
| institution |
Universidad Nacional de La Plata |
| institution_str |
I-19 |
| repository_str |
R-120 |
| collection |
SEDICI (UNLP) |
| language |
Español |
| topic |
Ciencias Informáticas Video Radar ASTERIX CAT 240 FPGA |
| spellingShingle |
Ciencias Informáticas Video Radar ASTERIX CAT 240 FPGA Gálvez, Nélida Valdez, Marianp Cayssials, Ricardo Generación de datos ASTERIX CAT 240 mediante FPGA |
| topic_facet |
Ciencias Informáticas Video Radar ASTERIX CAT 240 FPGA |
| description |
En este trabajo se describe el diseño e implementación, basado en dispositivos FPGA, de un sistema de procesamiento para la captura y transmisión de video crudo Radar. La comunicación de la información cumple con el protocolo ASTERIX, ampliamente adoptado a nivel mundial, principalmente para el control de tráfico aéreo. En este caso se utiliza la categoría CAT 240, siendo éste el estándar para transferencia de video crudo Radar. |
| format |
Objeto de conferencia Objeto de conferencia |
| author |
Gálvez, Nélida Valdez, Marianp Cayssials, Ricardo |
| author_facet |
Gálvez, Nélida Valdez, Marianp Cayssials, Ricardo |
| author_sort |
Gálvez, Nélida |
| title |
Generación de datos ASTERIX CAT 240 mediante FPGA |
| title_short |
Generación de datos ASTERIX CAT 240 mediante FPGA |
| title_full |
Generación de datos ASTERIX CAT 240 mediante FPGA |
| title_fullStr |
Generación de datos ASTERIX CAT 240 mediante FPGA |
| title_full_unstemmed |
Generación de datos ASTERIX CAT 240 mediante FPGA |
| title_sort |
generación de datos asterix cat 240 mediante fpga |
| publishDate |
2024 |
| url |
http://sedici.unlp.edu.ar/handle/10915/176949 |
| work_keys_str_mv |
AT galveznelida generaciondedatosasterixcat240mediantefpga AT valdezmarianp generaciondedatosasterixcat240mediantefpga AT cayssialsricardo generaciondedatosasterixcat240mediantefpga |
| _version_ |
1847925302115696640 |