A System On Chip Based Electroencephalogram Acquisition System
La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad...
Autores principales: | , , |
---|---|
Formato: | Articulo |
Lenguaje: | Español |
Publicado: |
2020
|
Materias: | |
Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/160810 |
Aporte de: |
id |
I19-R120-10915-160810 |
---|---|
record_format |
dspace |
spelling |
I19-R120-10915-1608102023-11-28T20:08:54Z http://sedici.unlp.edu.ar/handle/10915/160810 A System On Chip Based Electroencephalogram Acquisition System Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario 2020-05-20 2023-11-28T17:18:23Z es Ingeniería Electrónica Electroencefalograma Sistema embebido heterogeneo Interfaz cerebreo computadora La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad reducida y pérdida del habla se plantea la necesidad de migrar a un dispositivo de tamaño reducido, eliminando la PC del esquema. Los estrictos requerimientos de procesamiento en tiempo real de las BCI justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un adquisidor de señales de electroencefalograma (EEG) basado en un sistema SoC (System on Chip) DE10-nano de bajo costo, provisto por Altera. Se describe el sistema por completo y se muestran registros de EEG de un ritmo alfa, correspondientes a un usuario durante un periodo de relajación. Mediante el procesamiento off line de la señal se obtiene su espectro de frecuencias, el cual tiene un máximo de amplitud en 12,8 Hz, característico de una señal de este tipo. La validación del sistema de adquisición implementado constituye un punto de partida sólido para el desarrollo de una BCI completamente funcional en el futuro, así como otro tipo de aplicaciones con restricciones temporales más demandantes. Current Brain computer interfaces (BCI) are usually implemented by a biopotential acquisition board and a computer (PC), where the signal processing is performed. Since these have demonstrated their potential to improve the quality of life of people with reduced mobility and speech losses, it is time to migrate to smaller devices, eliminating the PC from the scheme. The strict real time processing requirements of BCI justify the use of a System on Chip (SoC) for this propose. This work presents an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints.an electroencephalogram (EEG) acquisition system based on a low-cost DE10-nano SoC provided by Altera. The complete system is described and EEG records of an alpha rhythm, corresponding to a user during a period of relaxation, are shown. Through offline processing of the signal, its frequency spectrum is obtained, which has a maximum amplitude at 12.8 Hz, characteristic for a signal of this type. The validation of the acquisition system constitutes a solid starting point for the development of a fully functional BCI in the future, as well as other applications with more demanding time constraints. Instituto de Investigaciones en Electrónica, Control y Procesamiento de Señales Articulo Articulo http://creativecommons.org/licenses/by-nc-nd/4.0/ Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International (CC BY-NC-ND 4.0) application/pdf 8-12 |
institution |
Universidad Nacional de La Plata |
institution_str |
I-19 |
repository_str |
R-120 |
collection |
SEDICI (UNLP) |
language |
Español |
topic |
Ingeniería Electrónica Electroencefalograma Sistema embebido heterogeneo Interfaz cerebreo computadora |
spellingShingle |
Ingeniería Electrónica Electroencefalograma Sistema embebido heterogeneo Interfaz cerebreo computadora Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario A System On Chip Based Electroencephalogram Acquisition System |
topic_facet |
Ingeniería Electrónica Electroencefalograma Sistema embebido heterogeneo Interfaz cerebreo computadora |
description |
La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC, donde se realiza el procesamiento de las señales. Como estas han demostrado su potencialidad para mejorar la calidad de vida de personas con movilidad reducida y pérdida del habla se plantea la necesidad de migrar a un dispositivo de tamaño reducido, eliminando la PC del esquema. Los estrictos requerimientos de procesamiento en tiempo real de las BCI justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un adquisidor de señales de electroencefalograma (EEG) basado en un sistema SoC (System on Chip) DE10-nano de bajo costo, provisto por Altera. Se describe el sistema por completo y se muestran registros de EEG de un ritmo alfa, correspondientes a un usuario durante un periodo de relajación. Mediante el procesamiento off line de la señal se obtiene su espectro de frecuencias, el cual tiene un máximo de amplitud en 12,8 Hz, característico de una señal de este tipo. La validación del sistema de adquisición implementado constituye un punto de partida sólido para el desarrollo de una BCI completamente funcional en el futuro, así como otro tipo de aplicaciones con restricciones temporales más demandantes. |
format |
Articulo Articulo |
author |
Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario |
author_facet |
Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario |
author_sort |
Oliva, Matías Javier |
title |
A System On Chip Based Electroencephalogram Acquisition System |
title_short |
A System On Chip Based Electroencephalogram Acquisition System |
title_full |
A System On Chip Based Electroencephalogram Acquisition System |
title_fullStr |
A System On Chip Based Electroencephalogram Acquisition System |
title_full_unstemmed |
A System On Chip Based Electroencephalogram Acquisition System |
title_sort |
system on chip based electroencephalogram acquisition system |
publishDate |
2020 |
url |
http://sedici.unlp.edu.ar/handle/10915/160810 |
work_keys_str_mv |
AT olivamatiasjavier asystemonchipbasedelectroencephalogramacquisitionsystem AT garciapabloandres asystemonchipbasedelectroencephalogramacquisitionsystem AT spinellienriquemario asystemonchipbasedelectroencephalogramacquisitionsystem AT olivamatiasjavier systemonchipbasedelectroencephalogramacquisitionsystem AT garciapabloandres systemonchipbasedelectroencephalogramacquisitionsystem AT spinellienriquemario systemonchipbasedelectroencephalogramacquisitionsystem |
_version_ |
1807221980941778944 |