Software de base, modelos y aplicaciones en arquitecturas multiprocesador
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores),...
Guardado en:
| Autores principales: | , , , , , , , , , , , , , , , , , , , , , |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2022
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/144857 |
| Aporte de: |
| id |
I19-R120-10915-144857 |
|---|---|
| record_format |
dspace |
| spelling |
I19-R120-10915-1448572023-05-31T13:34:04Z http://sedici.unlp.edu.ar/handle/10915/144857 isbn:978-987-48222-3-9 Software de base, modelos y aplicaciones en arquitecturas multiprocesador De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier 2022-04 2022 2022-10-31T17:13:39Z es Ciencias Informáticas Sistemas paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas. - Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético. - Estudio y optimización de código heredado. - Desarrollo y evaluación de estrategias de resiliencia. - Modelado y simulación de E/S en HPC. Red de Universidades con Carreras en Informática Objeto de conferencia Objeto de conferencia http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) application/pdf 503-508 |
| institution |
Universidad Nacional de La Plata |
| institution_str |
I-19 |
| repository_str |
R-120 |
| collection |
SEDICI (UNLP) |
| language |
Español |
| topic |
Ciencias Informáticas Sistemas paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela |
| spellingShingle |
Ciencias Informáticas Sistemas paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier Software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| topic_facet |
Ciencias Informáticas Sistemas paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela |
| description |
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos.
Incluye como temas centrales:
- Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas.
- Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético.
- Estudio y optimización de código heredado.
- Desarrollo y evaluación de estrategias de resiliencia.
- Modelado y simulación de E/S en HPC. |
| format |
Objeto de conferencia Objeto de conferencia |
| author |
De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier |
| author_facet |
De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier |
| author_sort |
De Giusti, Armando Eduardo |
| title |
Software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| title_short |
Software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| title_full |
Software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| title_fullStr |
Software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| title_full_unstemmed |
Software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| title_sort |
software de base, modelos y aplicaciones en arquitecturas multiprocesador |
| publishDate |
2022 |
| url |
http://sedici.unlp.edu.ar/handle/10915/144857 |
| work_keys_str_mv |
AT degiustiarmandoeduardo softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT naioufmarcelo softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT tinettifernandogustavo softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT villagarciawanzahoracioalfredo softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT chichizolafranco softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT degiustilauracristina softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT ruccienzo softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT pousaadrian softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT sanzvictoriamaria softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT montezantidiegomiguel softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT encinasdiego softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT rodriguezismaelpablo softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT rodriguezegurenpablosebastian softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT montesdeocaericasoledad softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT paniegojuanmanuel softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT pipuigmartin softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT estreboucesararmando softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT libuttileandroariel softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT costanzomanuel softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT antuenojoaquinde softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT lanciottijulieta softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador AT balladinijavier softwaredebasemodelosyaplicacionesenarquitecturasmultiprocesador |
| _version_ |
1767633956695441408 |