VMEbus en FPGA
Se presenta el diseño del modulo de entada- salida del sistema de comunicación de datos VMEbus, cumpliendo con las especificaciones definidas en el estándar IEEE 1014-87 Revisión B.. En el desarrollo se utilizó estándares de comunicación, lenguajes de descripción de hardware, herramientas para el d...
Guardado en:
| Autores principales: | Achilli, F. E., Gil, S. A., Rapallini, José Antonio, Quijano, Antonio Adrián |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2010
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/121190 http://www.lacie-unlam.org/uea2010/trabajos/uea2010_submission_32.pdf |
| Aporte de: |
Ejemplares similares
-
Interfase VMEbus-Esclavo /
por: Achilli, Federico Eduardo
Publicado: (2008) -
Mapas auto-organizativos dentro de un FPGA : Redes neuronales
por: Namiot, Matías, et al.
Publicado: (2011) -
Implementación de un algoritmo para procesamiento de imágenes en una FPGA
por: Osio, Jorge Rafael, et al.
Publicado: (2010) -
An FPGA-based emulation platform for evaluation of time-interleaved ADC calibration systems
por: Sanchez, Raúl M., et al.
Publicado: (2024) -
Introducción a los dispositivos FPGA : Análisis y ejemplos de diseño /
por: Bozich, Eduardo Carlos
Publicado: (2005)