Interfaz cerebro computadora basada en SoC
En general las implementaciones actuales de interfaces cerebro computadora consisten en una etapa de adquisición de biopotenciales y una PC. Esta estructura es muy flexible y apropiada para investigación, pero para usuarios finales es necesario migrar a un sistema embebido eliminando la PC del esque...
Guardado en:
| Autores principales: | , , , |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2020
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/104568 |
| Aporte de: |
| Sumario: | En general las implementaciones actuales de interfaces cerebro computadora consisten en una etapa de adquisición de biopotenciales y una PC. Esta estructura es muy flexible y apropiada para investigación, pero para usuarios finales es necesario migrar a un sistema embebido eliminando la PC del esquema. Esto permite soluciones compactas, con menor consumo y tiempo de arranque. Los estrictos requerimientos de procesamiento en tiempo real de este tipo de dispositivos justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un sistema de BCI basado en potenciales evocados estacionarios de estado estable desarrollado en un sistema SoC de10-nano provisto por Altera. Se describe el sistema implementado y se muestran resultados preliminares de su utilización para comandar un deletreador. |
|---|