Interfaz cerebro computadora basada en SoC
En general las implementaciones actuales de interfaces cerebro computadora consisten en una etapa de adquisición de biopotenciales y una PC. Esta estructura es muy flexible y apropiada para investigación, pero para usuarios finales es necesario migrar a un sistema embebido eliminando la PC del esque...
Guardado en:
| Autores principales: | , , , |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2020
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/104568 |
| Aporte de: |
| id |
I19-R120-10915-104568 |
|---|---|
| record_format |
dspace |
| institution |
Universidad Nacional de La Plata |
| institution_str |
I-19 |
| repository_str |
R-120 |
| collection |
SEDICI (UNLP) |
| language |
Español |
| topic |
Ingeniería Electrónica Interfaz cerebro computadora Sistemas embebidos heterogéneos Potenciales evocados estacionarios de estado estable |
| spellingShingle |
Ingeniería Electrónica Interfaz cerebro computadora Sistemas embebidos heterogéneos Potenciales evocados estacionarios de estado estable Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario Madou, Rocío Interfaz cerebro computadora basada en SoC |
| topic_facet |
Ingeniería Electrónica Interfaz cerebro computadora Sistemas embebidos heterogéneos Potenciales evocados estacionarios de estado estable |
| description |
En general las implementaciones actuales de interfaces cerebro computadora consisten en una etapa de adquisición de biopotenciales y una PC. Esta estructura es muy flexible y apropiada para investigación, pero para usuarios finales es necesario migrar a un sistema embebido eliminando la PC del esquema. Esto permite soluciones compactas, con menor consumo y tiempo de arranque. Los estrictos requerimientos de procesamiento en tiempo real de este tipo de dispositivos justifican la elección de un sistema embebido heterogéneo para este propósito. En este trabajo se presenta un sistema de BCI basado en potenciales evocados estacionarios de estado estable desarrollado en un sistema SoC de10-nano provisto por Altera. Se describe el sistema implementado y se muestran resultados preliminares de su utilización para comandar un deletreador. |
| format |
Objeto de conferencia Objeto de conferencia |
| author |
Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario Madou, Rocío |
| author_facet |
Oliva, Matías Javier García, Pablo Andrés Spinelli, Enrique Mario Madou, Rocío |
| author_sort |
Oliva, Matías Javier |
| title |
Interfaz cerebro computadora basada en SoC |
| title_short |
Interfaz cerebro computadora basada en SoC |
| title_full |
Interfaz cerebro computadora basada en SoC |
| title_fullStr |
Interfaz cerebro computadora basada en SoC |
| title_full_unstemmed |
Interfaz cerebro computadora basada en SoC |
| title_sort |
interfaz cerebro computadora basada en soc |
| publishDate |
2020 |
| url |
http://sedici.unlp.edu.ar/handle/10915/104568 |
| work_keys_str_mv |
AT olivamatiasjavier interfazcerebrocomputadorabasadaensoc AT garciapabloandres interfazcerebrocomputadorabasadaensoc AT spinellienriquemario interfazcerebrocomputadorabasadaensoc AT madourocio interfazcerebrocomputadorabasadaensoc |
| bdutipo_str |
Repositorios |
| _version_ |
1764820442014547970 |