IP Core Procesador de redes de Petri Jerárquicas
La centralización de la sincronización de procesos mediante un IP-Core disminuye los tiempos requeridos para la labor de sincronización. La implementación de un procesador de Petri que ejecuta el formalismo de redes de Petri brinda una forma sencilla y efectiva de modelar, implementar, ejecutar y pr...
Autores principales: | , , , |
---|---|
Formato: | conferenceObject |
Lenguaje: | Español |
Publicado: |
2022
|
Materias: | |
Acceso en línea: | http://hdl.handle.net/11086/29515 |
Aporte de: |
id |
I10-R141-11086-29515 |
---|---|
record_format |
dspace |
institution |
Universidad Nacional de Córdoba |
institution_str |
I-10 |
repository_str |
R-141 |
collection |
Repositorio Digital Universitario (UNC) |
language |
Español |
topic |
Sincronización Hardware Tecnología Multi-Core Procesamiento de tareas paralelas |
spellingShingle |
Sincronización Hardware Tecnología Multi-Core Procesamiento de tareas paralelas Micolini, Orlando Arlettaz, Emiliano Birocco Baudino, Sergio H. Cebollada, Marcelo IP Core Procesador de redes de Petri Jerárquicas |
topic_facet |
Sincronización Hardware Tecnología Multi-Core Procesamiento de tareas paralelas |
description |
La centralización de la sincronización de procesos mediante un IP-Core disminuye los tiempos requeridos para la labor de sincronización. La implementación de un procesador de Petri que ejecuta el formalismo de redes de Petri brinda una forma sencilla y efectiva de modelar, implementar, ejecutar y programar en forma directa sistemas reactivos con un alto grado de paralelismo. En este artículo se propone el desarrollo de un procesador de redes de Petri Jerárquicas (HPNP) implementado en un IP-Core, el cual, mantiene los beneficios del procesador de Petri, logra una notable reducción en los recursos de
hardware utilizados y también la ejecución paralela de los procesos con el procesador de Petri. Esto último es posible gracias a la división de las redes de Petri y la implementación en hardware de un algoritmo que permite la comunicación entre las sub-redes resultantes. |
format |
conferenceObject |
author |
Micolini, Orlando Arlettaz, Emiliano Birocco Baudino, Sergio H. Cebollada, Marcelo |
author_facet |
Micolini, Orlando Arlettaz, Emiliano Birocco Baudino, Sergio H. Cebollada, Marcelo |
author_sort |
Micolini, Orlando |
title |
IP Core Procesador de redes de Petri Jerárquicas |
title_short |
IP Core Procesador de redes de Petri Jerárquicas |
title_full |
IP Core Procesador de redes de Petri Jerárquicas |
title_fullStr |
IP Core Procesador de redes de Petri Jerárquicas |
title_full_unstemmed |
IP Core Procesador de redes de Petri Jerárquicas |
title_sort |
ip core procesador de redes de petri jerárquicas |
publishDate |
2022 |
url |
http://hdl.handle.net/11086/29515 |
work_keys_str_mv |
AT micoliniorlando ipcoreprocesadorderedesdepetrijerarquicas AT arlettazemiliano ipcoreprocesadorderedesdepetrijerarquicas AT biroccobaudinosergioh ipcoreprocesadorderedesdepetrijerarquicas AT cebolladamarcelo ipcoreprocesadorderedesdepetrijerarquicas |
bdutipo_str |
Repositorios |
_version_ |
1764820392261713922 |