|
|
|
|
| LEADER |
01792nam a2200313a 44500 |
| 001 |
UBP04830 |
| 003 |
AR-CdUBP |
| 005 |
20220310152943.0 |
| 008 |
151212s1999#######|||||||||||||||||spa|d |
| 020 |
|
|
|a 84-89660-24-7
|
| 040 |
|
|
|a AR-CdUBP
|b spa
|
| 041 |
|
|
|a spa
|
| 100 |
|
|
|a Stallings, William
|
| 245 |
1 |
0 |
|a Organización y arquitectura de computadores :
|b diseño para optimizar prestaciones /
|c William Stallings
|
| 250 |
|
|
|a 4ª. ed.
|
| 260 |
|
|
|a Madrid :
|b Prentice-Hall,
|c 1999
|
| 300 |
|
|
|a xviii, 687 p. ;
|c 25 cm.
|
| 500 |
|
|
|a La Biblioteca posee: 2 ej.
|
| 504 |
|
|
|a Bibliografía: p. 659-670
|
| 505 |
0 |
|
|a Parte I. Visión general. Capítulo 1. Introducción. Capítulo 2. Evolución y prestaciones de los computadores. Parte II. El computador. Capítulo 3. Buses del sistema. Capítulo 4. Memoria interna. Capítulo 5. Memoria externa. Capítulo 6. Entrada/Salida. Capítulo 7. El soporte del sistema operativo. Parte III. La unidad central de procesamiento. Capítulo 8. Aritmética del computador. Capítulo 9. Repertorio de instrucciones: características y funciones. Capítulo 10. Repertorio de instrucciones: modos de direccionamiento y formatos. Capítulo 11. Estructura y funcionamiento de la CPU. Capítulo 12. Computadores de conjunto de instrucciones reducido (RISCS). Capítulo 13. Procesadores superescalares. Parte IV. La unidad de control. Capítulo 14. Funcionamiento de la unidad de control. Capítulo 15. Control microprogramado. Parte V. Organización paralela. Capítulo 16. Procesamiento paralelo. Apéndice. Lógica digital.
|
| 650 |
|
4 |
|a ARQUITECTURA DE ORDENADORES
|
| 650 |
|
4 |
|a MESI
|
| 653 |
|
|
|a INFORMATICA
|
| 930 |
|
|
|a INFORMATICA
|
| 931 |
|
|
|a 04830
|b UBP
|
| 942 |
|
|
|c BK
|
| 945 |
|
|
|a EBA
|
| 984 |
|
|
|a 004.2
|b St18o4
|
| 999 |
|
|
|c 20393
|d 20393
|