Organización y arquitectura de computadores /

La finalidad de este texto es que el lecto aprenda los principios de diseño e implementación de la organización y arquitectura de los computadores actuales.

Detalles Bibliográficos
Autor principal: Stallings, William
Otros Autores: Cañas Vargas, Antonio (tr.), Prieto Campos, Beatriz (tr.), Pelayo Valle, Francisco José (tr.), Ortega Lopera, Julio, Prieto Espinosa, Alberto (coord.)
Formato: Libro
Lenguaje:Español
Publicado: Buenos Aires : Pearson Educación, 2005
Edición:7a. ed.
Materias:
Aporte de:Registro referencial: Solicitar el recurso aquí
LEADER 03146nam a22004697a 4500
003 AR-CdUBP
005 20241105211425.0
008 241101s2005 spa|||gr|||| 00| 0 spa|d
020 |a 9788489660823 
040 |a AR-CdUBP  |b spa  |c AR-CdUBP  |d AR-CdUBP 
041 |a spa 
080 |a 004.2  
100 1 |a Stallings, William  |9 16564 
245 1 0 |a Organización y arquitectura de computadores /   |c William Stallings ; traducción de Antonio Cañas Vargas ... [et al.] ; coordinación y revisión técnica Alberto Prieto Espinosa 
250 |a 7a. ed. 
260 |a Buenos Aires :   |b Pearson Educación,   |c 2005 
300 |a xx, 814 p.   |b il. ;   |c 26 cm. 
500 |a La Biblioteca posee: 1 ej. 
500 |a Otros traductores: Beatriz Prieto Campos, Francisco José Pelayo Valle, Julio Ortega Lopera. 
504 |a Incluye bibliografía.  
505 2 |a Prólogo. Capítulo 0: Guía del lector. Primera parte: visión general. Capítulo 1: Introducción. Capítulo 2: Evolución y prestaciones de los computadores. Segunda parte: el computador. Capítulo 3: Perspectiva de alto nivel del funcionamiento y de las interconexiones del computador. Capítulo 4: Memoria caché. Capítulo 5: Memoria interna. Capítulo 6: Memoria externa. Capítulo 7: Entrada/Salida. Capítulo 8: Sistemas operativos. Tercera parte: la unidad central de procesamiento. Capítulo 9: Aritmética del procesador. Capítulo 10: Repertorio de instrucciones: características y funciones. Capítulo 11: Repertorio de instrucciones : modos de direccionamientos y formatos. Capítulo12: Estructura y funcionamiento del procesador. Capítulo 13: Computadores de repertorio reducido de instrucciones. Capítulo 14: Paralelismo en las instrucciones y procesadores superescalares. Capítulo15: La arquitectura IA-64. Cuarta parte: La unidad de control. Capítulo 16: Funcionamiento de la unidad de control. Capítulo17: Control microprogramado. Quinta parte: Organización paralela. Capítulo 18: Organización paralela. Apéndices: Apéndice A: Sistemas de numeración. Apéndice B: Lógica digital. Apéndice C: Proyectos para enseñar arquitectura y organización de computadores. Glosario. Referencias. Índice analítico. Acrónimos. 
520 1 |a La finalidad de este texto es que el lecto aprenda los principios de diseño e implementación de la organización y arquitectura de los computadores actuales. 
650 4 |a ORDENADOR  |9 3337 
650 4 |a MEMORIA CACHÉ  |9 15920 
650 4 |a MEMORIA RAM  |9 15924 
650 4 |a MEMORIA ROM  |9 15925 
650 4 |a UNIDAD CENTRAL DE PROCESO  |9 16831 
650 4 |a MICROPROCESADORES  |9 10782 
650 4 |a DISPOSITIVOS DE ENTRADA SALIDA  |9 16832 
650 4 |a LENGUAJES ENSAMBLADORES  |9 16833 
650 4 |a Informática  |9 341 
700 1 |a Cañas Vargas, Antonio  |9 16846  |e tr. 
700 1 |a Prieto Campos, Beatriz  |9 16847  |e tr. 
700 1 |a Pelayo Valle, Francisco José  |9 16848  |e tr. 
700 1 |a Ortega Lopera, Julio  |9 16849 
700 1 |a Prieto Espinosa, Alberto  |9 16850  |e coord. 
930 |a INGENIERÍA EN SISTEMAS 
937 |a A 2024 
942 |2 udc  |c BK 
945 |a ACG 
984 |a 004.2   |b St18o7 
999 |c 63552  |d 63552