|
|
|
|
LEADER |
01931nam a22004217a 4500 |
001 |
00012260 |
003 |
AR-OvUNE |
005 |
20231116181930.0 |
006 |
a||||| 00| 0 |
007 |
ta |
008 |
020130s2014 ag ||||f 00| 0 spad |
020 |
|
|
|a 9701704045
|
040 |
|
|
|a AR-OvUNE
|c AR-OvUNE
|
080 |
0 |
|
|a 621.38.037.37
|b C364
|
100 |
1 |
|
|9 1304
|a Cayssials, Ricardo
|
245 |
1 |
0 |
|a Sistemas embebidos en FPGA /
|c Ricardo Cayssials.
|
260 |
2 |
|
|b Alfaomega:
|a Buenos Aires,
|c c2014.
|
300 |
|
|
|a xvii, 322 p.:
|c fig. byn. ;
|b 23 cm.
|
505 |
0 |
|
|a 1. Diseño de sistemas embebidos. --- 2.Lógica programable y lenguajes de descripción de hardware. --- 3. Herramientas de diseño de hardware. --- 4. Soft-processors en dispositivos FPGA. --- 5.Diseño de sistemas embebidos en lógica programable. --- 6. Generación del software. --- 7.Implementación del SOPC. --- 8.Verificación del funcionamiento de sistemas embebidos en dispositivos FPGA. --- 9. El lenguaje de comandos Tcl. --- 10. Lenguaje de comandos Tcl en herramientas de diseño: Quartus II. --- 11. Utilidades y archivos de comandos para la generación de SOPC. --- Referencias. --- Anexos.
|
650 |
1 |
7 |
|a CLPD
|9 9455
|
650 |
|
4 |
|a COMPUERTAS PROGRAMABLES POR CAMPO
|9 9553
|
650 |
|
4 |
|a DISENO DIGITAL
|
650 |
|
4 |
|a DISPOSITIVOS LOGICOS PROGRAMABLES COMPLEJOS
|9 10383
|
650 |
|
4 |
|a DISPOSITIVOS PLD
|9 10392
|
650 |
|
4 |
|a ELECTRONICA DIGITAL
|
650 |
|
4 |
|a FPGA
|
650 |
|
4 |
|a LENGUAJE VHDL
|9 12878
|
650 |
|
4 |
|a SISTEMAS DIGITALES
|
650 |
1 |
7 |
|a Dispositivos laboratorio en un chip
|9 28668
|
653 |
|
|
|a SISTEMAS EMBEBIDOS
|
653 |
|
|
|a LOGICA PROGRAMABLE
|
653 |
|
|
|a SISTEMAS EN CHIP PROGRAMABLE
|
653 |
|
|
|a SOPC
|
653 |
|
|
|a LENGUAJE TCL
|
653 |
|
|
|a LENGUAJE DE HERRAMIENTAS DE COMANDO
|
856 |
4 |
2 |
|u http://libroweb.alfaomega.com.mx/book/773/free
|3 Material adicional en la web
|
942 |
|
|
|c LIB
|2 udc
|h 621.38.037.37
|6 6213803737
|
999 |
|
|
|c 12260
|d 12260
|