Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas

Los últimos avances en la tecnología CMOS han dado lugar a la integración de sensores, los módulos de radiofrecuencia y la electrónica digital de control conviviendo en una sola pastilla de silicio. Esto permite a las redes de sensores inalámbricas bajar costos, comunicarse utilizando enlaces inalám...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autor principal: Castagnola, Juan Luis dir.
Formato: proyecto_de_investigacion
Lenguaje:Español
Publicado: 2016
Materias:
Acceso en línea:http://pa.bibdigital.ucc.edu.ar/994/1/PI_Castagnola.pdf
Aporte de:
id I38-R144-994
record_format dspace
spelling I38-R144-9942025-02-27T22:29:15Z http://pa.bibdigital.ucc.edu.ar/994/ Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas Castagnola, Juan Luis dir. TK ingeniería eléctrica. Ingeniería electrónica nuclear Los últimos avances en la tecnología CMOS han dado lugar a la integración de sensores, los módulos de radiofrecuencia y la electrónica digital de control conviviendo en una sola pastilla de silicio. Esto permite a las redes de sensores inalámbricas bajar costos, comunicarse utilizando enlaces inalámbricos de muy baja potencia, y en consecuencia extender su autonomía. La etapa de recepción de señales de RF uno de los circuitos más críticos en su diseño, teniendo en cuenta un cambio en la tecnología de integración. El objetivo principal de este proyecto es desarrollar una metodología de diseño de circuitos integrados en tecnologías nanométricas CMOS para ser aplicada en circuitos de alta frecuencia (RF). La metodología de diseño propuesta para amplificadores de bajo ruido (LNA) de alta frecuencia relaciona los parámetros “S” de un circuito con el gm/Id de sus transistores, y de esta forma permite la exploración del espacio de diseño en aras de optimización para minimizar el consumo y el área de dicho circuito. Asumiendo que el método permite que los parámetros ‘’S’’ de un circuito pueden expresarse en función de los gm/Id de sus transistores, se podría entonces, realizar la síntesis inversa, es decir, conociendo los parámetros ‘’S’’ necesarios para un circuito (según la ganancia, el ruido, la estabilidad, la adaptación de entrada/salida deseados), obtener el gm/Id que deberá tener sus transistores y por lo tanto qué tamaño (W/L) y corriente (Id) demandaría cada transistor. En una segunda linea de trabajo, relacionada con la tolerancias a fallas en sistemas WSN, se pretende elaborar esquemas novedosos de tolerancia a fallas adaptiva para recursos configurables analógicos embebidos en sistemas con núcleo de procesamiento. 2016-03-01 proyecto_de_investigacion info:eu-repo/semantics/closedAccess application/pdf spa http://pa.bibdigital.ucc.edu.ar/994/1/PI_Castagnola.pdf Castagnola, Juan Luis dir. ORCID: https://orcid.org/0000-0002-0140-2074 <https://orcid.org/0000-0002-0140-2074> (2016) Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas. [Proyecto de investigación]
institution Universidad Católica de Córdoba
institution_str I-38
repository_str R-144
collection Producción Académica Universidad Católica de Córdoba (UCCor)
language Español
orig_language_str_mv spa
topic TK ingeniería eléctrica. Ingeniería electrónica nuclear
spellingShingle TK ingeniería eléctrica. Ingeniería electrónica nuclear
Castagnola, Juan Luis dir.
Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
topic_facet TK ingeniería eléctrica. Ingeniería electrónica nuclear
description Los últimos avances en la tecnología CMOS han dado lugar a la integración de sensores, los módulos de radiofrecuencia y la electrónica digital de control conviviendo en una sola pastilla de silicio. Esto permite a las redes de sensores inalámbricas bajar costos, comunicarse utilizando enlaces inalámbricos de muy baja potencia, y en consecuencia extender su autonomía. La etapa de recepción de señales de RF uno de los circuitos más críticos en su diseño, teniendo en cuenta un cambio en la tecnología de integración. El objetivo principal de este proyecto es desarrollar una metodología de diseño de circuitos integrados en tecnologías nanométricas CMOS para ser aplicada en circuitos de alta frecuencia (RF). La metodología de diseño propuesta para amplificadores de bajo ruido (LNA) de alta frecuencia relaciona los parámetros “S” de un circuito con el gm/Id de sus transistores, y de esta forma permite la exploración del espacio de diseño en aras de optimización para minimizar el consumo y el área de dicho circuito. Asumiendo que el método permite que los parámetros ‘’S’’ de un circuito pueden expresarse en función de los gm/Id de sus transistores, se podría entonces, realizar la síntesis inversa, es decir, conociendo los parámetros ‘’S’’ necesarios para un circuito (según la ganancia, el ruido, la estabilidad, la adaptación de entrada/salida deseados), obtener el gm/Id que deberá tener sus transistores y por lo tanto qué tamaño (W/L) y corriente (Id) demandaría cada transistor. En una segunda linea de trabajo, relacionada con la tolerancias a fallas en sistemas WSN, se pretende elaborar esquemas novedosos de tolerancia a fallas adaptiva para recursos configurables analógicos embebidos en sistemas con núcleo de procesamiento.
format proyecto_de_investigacion
author Castagnola, Juan Luis dir.
author_facet Castagnola, Juan Luis dir.
author_sort Castagnola, Juan Luis dir.
title Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
title_short Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
title_full Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
title_fullStr Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
title_full_unstemmed Diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
title_sort diseño y test de circuitos integrados para sistemas de comunicaciones inalámbricas
publishDate 2016
url http://pa.bibdigital.ucc.edu.ar/994/1/PI_Castagnola.pdf
work_keys_str_mv AT castagnolajuanluisdir disenoytestdecircuitosintegradosparasistemasdecomunicacionesinalambricas
_version_ 1832591958750527488