Toward Energy-Efficient High-Performance Organizations of the Memory Hierarchy in Chip-Multiprocessors Architectures
Chip-multiprocessor systems or CMPs have emerged as a high-perfomance organization for the increasing number of transistors available on a chip, and are projected to dominate the market of server and desktop computers. CMPs require innovative designs of on-chip memory hierarchies, especially designe...
Guardado en:
| Autores principales: | Villa, Francisco J., Acacio Sánchez, Manuel, García Carrasco, José Manuel |
|---|---|
| Formato: | Articulo |
| Lenguaje: | Inglés |
| Publicado: |
2006
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/9512 http://journal.info.unlp.edu.ar/wp-content/uploads/JCST-Apr06-1.pdf |
| Aporte de: |
Ejemplares similares
-
Using JOP to build a chip multiprocessor JVM for embedded realtime systems
por: Andreotti, José Pablo A.
Publicado: (2007) -
A shared-memory multiprocessor scheduling algorithm
por: Zuccar, Irene, et al.
Publicado: (2006) -
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación y plataformas reconfigurables
por: Encinas, Diego, et al.
Publicado: (2016) -
Performance de cloud computing para HPC: despliegue y simulación
por: Galarza, Brian, et al.
Publicado: (2016) -
Performance de arquitecturas multiprocesador: técnicas de modelado y simulación, plataformas reconfigurables y cloud computing
por: Encinas, Diego, et al.
Publicado: (2015)