Análisis de eficiencia y tolerancia a fallos en arquitecturas multiprocesador para aplicaciones de procesamiento de datos
Dentro de la línea de investigación que se está desarrollando, existen dos enfoques diferentes. Por un lado se está trabajando sobre la implementación de algoritmos de procesamiento de imágenes sobre dispositivos reconfigurables. El objetivo es utilizar una combinación de diferentes técnicas de conc...
Guardado en:
| Autores principales: | Osio, Jorge Rafael, Montezanti, Diego Miguel, Kunysz, Eduardo, Encinas, Diego, Morales, Daniel Martín |
|---|---|
| Formato: | Objeto de conferencia |
| Lenguaje: | Español |
| Publicado: |
2018
|
| Materias: | |
| Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/67205 |
| Aporte de: |
Ejemplares similares
-
Arquitecturas multiprocesador en HPC: software, métricas y aplicaciones
por: De Giusti, Armando Eduardo, et al.
Publicado: (2016) -
Software de base, métricas y aplicaciones en arquitecturas multiprocesador orientadas a cómputo de altas prestaciones
por: De Giusti, Armando Eduardo, et al.
Publicado: (2015) -
Arquitecturas multiprocesador en computación de alto desempeño: software, métricas, modelos y aplicaciones
por: De Giusti, Armando Eduardo, et al.
Publicado: (2017) -
Análisis de eficiencia en arquitecturas multiprocesador para aplicaciones de transmisión y procesamiento de datos
por: Osio, Jorge Rafael, et al.
Publicado: (2016) -
Determinación de la eficiencia y estrategias de tolerancia a fallos en arquitecturas multiprocesador para aplicaciones de procesamiento de datos
por: Osio, Jorge Rafael, et al.
Publicado: (2019)